M2 - Tugas Pendahuluan 1
Rangkaian ini menggabungkan dua jenis flip-flop, J-K flip-flop dan D flip-flop, untuk menunjukkan bagaimana keduanya berinteraksi dalam sistem. D flip-flop (U1:A) di sisi kiri berfungsi sebagai penyimpan data (data latch) di mana output Q-nya akan meniru input D saat pulsa clock datang. Sementara itu, J-K flip-flop (U2:A) di sisi kanan bekerja sebagai elemen kontrol atau pembagi frekuensi, di mana perilaku outputnya (Q) bergantung pada input J dan K saat clock berdetak. Kedua flip-flop ini terhubung dengan satu sumber clock (B6), memastikan kedua komponen beroperasi secara sinkron. Namun, karena input D pada D flip-flop dan input J pada J-K flip-flop saling terhubung ke output satu sama lain, ini menciptakan sebuah rangkaian umpan balik yang kompleks. Saat clock berdetak, D flip-flop akan menyimpan status output dari J-K flip-flop, sementara J-K flip-flop akan mengubah statusnya berdasarkan output dari D flip-flop. Interaksi ini membentuk sistem sekuensial yang canggih, sering digunakan dalam memori, counter, atau sirkuit logika kompleks lainnya.
- Download HTML [klik disini]
- Download Rangkaian Simulasi [klik disini]
- Download Video Simulasi [klik disini]
- Download Datasheet ic SW-SPTD [klik disini]
Comments
Post a Comment